LSRISC 32位浮点阵列乘法器的设计
【摘要】:文章介绍 LS RISC中的 32位浮点乘法器的设计,它可用于完成定点 32位整数与序数的乘法操作和 IEEE754规定的单精度扩展浮点数据的乘法。
|
|
|
|
1 |
付宇卓,季振洲,胡铭曾;MPEG-2编码器中一种新型的DCT/IDCT结构[J];高技术通讯;2000年07期 |
2 |
于敦山,沈绪榜;32位定/浮点乘法器设计[J];半导体学报;2001年01期 |
3 |
许琪,沈绪榜,钱刚,李莉,赵宁;LSRISC 32位浮点阵列乘法器的设计[J];微电子学与计算机;2001年04期 |
4 |
傅宇卓,王嘉芳,胡铭曾;一种新型2-DCT/IDCT结构的设计与实现[J];电子学报;2002年S1期 |
5 |
许琪,原巍,沈绪榜;一种新的树型乘法器的设计[J];西安电子科技大学学报;2002年05期 |
6 |
傅志晖,程东方,梅其元,李娇,薛忠杰,吴鼎祥;32位浮点阵列乘法器的设计及算法比较[J];微电子学;2003年03期 |
7 |
王叶辉,林贻侠,严伟;基于16位定点DSP的并行乘法器的设计[J];半导体技术;2004年05期 |
8 |
邹刚,邵志标,赵宁,许琪;32位嵌入式定/浮点乘法器设计[J];微电子学与计算机;2004年08期 |
9 |
胡侨娟;仲顺安;陈越洋;党华;;32位单精度浮点乘法器的FPGA实现[J];现代电子技术;2005年24期 |
10 |
刘荣鑫;闵昊;;一种新型结构的带状矩阵乘法器[J];复旦学报(自然科学版);2005年06期 |
|