基于单片机的SM3算法优化及Verilog模型验证
【摘要】:介绍了基于8051软核的SM3算法IP原理、设计流程及硬件模块的实现方案,并给出了效率分析以及在硬件平台上的验证结果。文中描述了SM3算法原理及片上系统执行SM3的工作流程,提出了快速实现移位的算法,及其实现逻辑。相比较于以往的算法模型,该方案在时序和面积上均做到相当程度的优化,并提高了算法的效率。仿真结果显示,SM3算法的IP核性能优越,可为密码So C产品的开发提供算法引擎支持,具备良好的应用价值。
|
|
|
|
1 |
张若岚
,杨南生;UART的Verilog HDL实现及计算机辅助调试[J];电子产品世界;2002年Z1期 |
2 |
蒋敬旗;刘明业;;IEEE std 1364-2001 Verilog标准最新跟踪研究[J];中国集成电路;2002年03期 |
3 |
王宗宝,梁齐;Verilog HDL中阻塞与非阻塞过程赋值的区别与应用[J];现代电子技术;2005年18期 |
4 |
夏宇闻;Verilog基本知识(上)[J];电子产品世界;2002年19期 |
5 |
夏宇闻;Verilog基本知识(下)[J];电子产品世界;2002年20期 |
6 |
彭保,吴坚,于春梅,马建国;Verilog HDL语言在FPGA/CPLD开发中的应用[J];今日电子;2004年05期 |
7 |
夏宇闻;;System Verilog简介[J];中国集成电路;2006年02期 |
8 |
沈理;Verilog RTL模型[J];同济大学学报(自然科学版);2002年10期 |
9 |
郭宝增;汪祥春;;Verilog HDL阻塞属性探究及其应用[J];信息化纵横;2009年12期 |
10 |
;Viewlogic发布世界上最快的Verilog仿真器[J];计算机系统应用;1996年09期 |
11 |
毛文娟;彭远芳;;基于Verilog HDL的UART模块的设计与仿真[J];数字技术与应用;2013年10期 |
12 |
常晓明;Verilog-HDL讲座 第一讲 Verilog-HDL与CPLD/FPGA设计[J];今日电子;2003年08期 |
13 |
马英昌;高东博;;基于System Verilog的接口模块化设计方法[J];无线电通信技术;2013年05期 |
14 |
郑绮,韩威;使用Verilog语言建立器件模型[J];计算机与数字工程;2001年04期 |
15 |
詹文法,马俊,伍乾汉;一种特殊激励的Verilog实现[J];微处理机;2005年02期 |
16 |
夏宇闻;Verilog模块的结构、数据类型和变量以及基本运算符号(下)[J];电子产品世界;2002年23期 |
17 |
郭振铎;刘洲峰;徐庆伟;朱永胜;;一种基于Verilog的FPGA分频设计[J];成组技术与生产现代化;2010年03期 |
18 |
李萌;马牧燕;;基于Verilog的异步收发通信的应用[J];电子技术与软件工程;2013年09期 |
19 |
王长宏
,陈朝阳
,邹雪城
,应建华;Verilog HDL设计实例及其仿真与综合[J];电子工程师;2001年12期 |
20 |
崔鹏;李岩;;基于Verilog HDL设计线性分组编译码器[J];哈尔滨理工大学学报;2007年03期 |
|